Để lại lời nhắn
Chúng tôi sẽ gọi lại cho bạn sớm!
Chúng tôi sẽ gọi lại cho bạn sớm!
Để lại lời nhắn
Chúng tôi sẽ gọi lại cho bạn sớm!
—— Nishikawa từ Nhật Bản
—— Luis đến từ Hoa Kỳ
—— Richardg từ Đức
—— Tim đến từ Malaysia
—— Vincent đến từ Nga
—— Nishikawa từ Nhật Bản
—— Sam đến từ Hoa Kỳ
—— Lina đến từ Đức
Cung cấp IC logic lập trình công suất thấp A3P250-FGG256I hiệu suất cao của Microchip
Mô tả Sản phẩm
Các thiết bị A3P250-FGG256I có tới 1 triệu cổng hệ thống, được hỗ trợ SRAM cổng kép thực sự lên đến 144 kbit và lên tới 300 I/O người dùng.
Tính năng
700 Mbps DDR, I/O hỗ trợ LVDS (A3P250 trở lên)
Hoạt động với điện áp hỗn hợp 1.5V, 1.8V, 2.5V và 3.3V
Hỗ trợ điện áp cung cấp điện phạm vi rộng cho mỗi JESD8-B, cho phép I/O hoạt động từ 2,7V đến 3,6V
Điện áp I/O có thể lựa chọn theo ngân hàng—tối đa 4 ngân hàng trên mỗi chip
Tiêu chuẩn I/O một đầu: LVTTL, LVCMOS 3.3V/2.5V/1.8V/1.5V, 3.3V PCI/3.3V PCI-X và đầu vào LVCMOS 2.5V/5.0V
Các tiêu chuẩn I/O khác biệt: LVPECL, LVDS, B-LVDS và M-LVDS
Các thanh ghi I/O trên đường dẫn đầu vào, đầu ra và kích hoạt
I/O có thể thay thế nóng và tiết kiệm nguội
Chỉ được hỗ trợ bởi các thiết bị A3P030.
Tốc độ xoay đầu ra có thể lập trình và cường độ truyền động
Kéo lên/xuống yếu
Kiểm tra quét ranh giới IEEE 1149.1 (JTAG)
Các gói tương thích với mã pin trên dòng ProASIC 3